Серед оновлень – оптимізовані за ціною продукти та стек програмного забезпечення з відкритим кодом.
Intel оновила лінійку FPGA за допомогою оптимізованих за ціною пропозицій, випустила стек програмного забезпечення FPGA з відкритим кодом і додала новий дизайн процесора на основі архітектури RISC-V.
Першим із нових продуктів є сімейство Agilex 3 оптимізованих за енергоспоживанням і вартістю FPGA, доступних у компактних форм-факторах. Agilex дотримується тих самих умов найменування продуктів, що й настільна серія Core; 3 — це найнижчий кінець спектра продуктивності, за ним йдуть 5, 7 і 9 серії в порядку зростання.
Сімейство Agilex 3 матиме дві гілки: B-Series і C-Series. ПЛІС серії В мають вищу щільність вводу-виводу в менших форм-факторах при меншій потужності, ніж інші ПЛІС Intel. FPGA серії B призначені для керування платами та системою, включаючи додатки керування серверною платформою (PFM).
FPGA серії C пропонують додаткові можливості для ряду складних програмованих логічних пристроїв (CPLD) і програм FPGA на вертикальних ринках.
Intel також анонсувала Agilex 5 E-Series як частину своєї програми раннього доступу, із зразками, доступними для клієнтів із раннім доступом, починаючи з 4 кварталу 2023 року, і ширшою доступністю з 1 кварталу 2024 року. Ці нові доповнення до сімейства Agilex 5 покликані забезпечити кращу продуктивність за ват, ніж конкуруючі FPGA, завдяки скороченню виробничого процесу.
ПЛІС Intel Agilex 7 з R-Tile, вперше анонсовані в травні, вже поставляються. Вони мають пропускну здатність CXL 2.0 і PCIe 5.0, а також у чотири рази вищу пропускну здатність CXL на порт порівняно з іншими конкурентними продуктами FPGA.
Оновлення програмного забезпечення та новий мікроконтролер
Що стосується програмного забезпечення, Intel робить своє програмне забезпечення Open FPGA Stack (OFS) доступним у вигляді відкритого коду. OFS призначений як загальна структура для розробки FPGA, пропонуючи як бібліотеки довідкового коду, так і розширені драйвери ядра з відкритим кодом для Linux. OFS підтримує лінійку FPGA Agilex і Stratix 10.
Іншим новим продуктом є IP-дизайн процесора Intel Nios V, який базується на архітектурі відкритого стандарту RISC-V. Nios V/c — це компактний мікроконтролер, розроблений для доповнення реалізацій FPGA. За словами Intel, він також буде націлений на всі пристрої, які підтримуються програмним забезпеченням для розробки програмованих логічних пристроїв Quartus Prime Pro.
Нарешті, Intel випустила перший F2000X Infrastructure Processing Unit (IPU) (більш відомий як SmartNIC). Перші загальнодоступні адаптери надійдуть від Napatech, провідного постачальника SmartNIC і IPU.
You should to log in